produkty

XA6SLX45T-3FGG484I (prodáváno ze skladu s originálním obalem)

Stručný popis:

Číslo dílu BOYADE:XA6SLX45-3FGG484I-ND

Výrobce: AMD Xilinx

Číslo výrobce:XA6SLX45T-3FGG484I

popište:IC FPGA 316 I/O 484FBGA

rozšířit na:Automotive, AEC-Q100, Spartan®-6 LX XA Field Programmable Gate Array (FPGA) IC 316 2138112 43661 484-BBGA


Detail produktu

Štítky produktu

Vlastnosti produktu:

TYP POPSAT
kategorie Integrovaný obvod (IC)  Vložené  FPGA (Field Programmable Gate Array)
výrobce AMD Xilinx
série Automobilový průmysl, AEC-Q100, Spartan®-6 LX XA
balík zásobník
Stav produktu Na prodej
Číslo LAB/CLB 3411
Počet logických prvků/buněk 43661
Celkový počet bitů RAM 2138112
I/O číslo 316
Napětí-napájení 1,14V ~ 1,26V
Typ instalace Typ povrchové montáže
Pracovní teplota -40°C ~ 100°C(TJ)
Balíček/bydlení 484-BBGA
Dodavatelský balíček zařízení 484-FBGA(23x23)
Základní produktové číslo XA6SLX45T

Prostředí a exportní klasifikace:

ATRIBUT POPSAT
Stav RoHS Dodržujte specifikaci ROHS3
Úroveň citlivosti na vlhkost (MSL) 3 (168 hodin)
Stav REACH Produkty mimo REACH
ECCN 3A991D
HTSUS 8542,39,0001

Spínací charakteristiky XA6SLX45T
Všechny hodnoty uvedené v tomto datovém listu jsou založeny na nich
specifikace rychlosti: v1.20 pro -3, -3N a -2;a v1.08 pro
-1l.Spínací charakteristiky jsou specifikovány na základě rychlosti a mohou být označeny jako Advance,
Předběžná nebo produkční.Každé označení je definováno jako
následuje:
Záloha
Tyto specifikace jsou založeny pouze na simulacích a jsou
obvykle k dispozici brzy po specifikacích návrhu zařízení
jsou zmrzlé.I když rychlostní stupně s tímto označením jsou
jsou považovány za relativně stabilní a konzervativní, může se stále vyskytovat určité podhodnocení.
Předběžný
Tyto specifikace jsou založeny na úplném ES
(technický vzorek) charakterizace křemíku.Zařízení a
rychlostní stupně s tímto označením mají dávat a
lepší indikace očekávané výkonnosti výroby
křemík.Pravděpodobnost nedostatečných zpoždění hlášení je velká
nižší ve srovnání s údaji Advance.
Výroba
Tyto specifikace jsou zveřejněny, jakmile je výroba dostačující
byl křemík konkrétního člena rodiny zařízení
vyznačující se tím, že poskytuje plnou korelaci mezi
specifikace a zařízení v mnoha výrobních sériích.
Nedochází k podhodnocování zpoždění a zákazníků
přijímat formální oznámení o všech následných změnách.
Obvykle nejpomalejší rychlostní stupně přecházejí do výroby
před vyššími rychlostními stupni.
Všechny specifikace vždy představují nejhorší případ
napájecí napětí a teplotní podmínky přechodu.
Vzhledem k tomu, že jednotliví členové rodiny se vyrábějí v různých
migrace z jedné kategorie do druhé závisí
zcela na stavu výrobního procesu u každého z nich
přístroj.
Rychlostní stupeň -1L se vztahuje na Spartan-6 s nižším výkonem
zařízení.Rychlostní stupeň -3N se vztahuje na Spartan-6
zařízení, která nepodporují funkci MCB.
Tabulka 26 koreluje aktuální stav každého Spartana-6
zařízení na základě rychlostního stupně.
Testování spínacích charakteristik
Všechna zařízení jsou 100% funkčně testována.Interní parametry časování jsou odvozeny z měření interních testovacích vzorů.Uvedeno
níže jsou reprezentativní hodnoty.
Pro konkrétnější, přesnější a zaručené údaje pro nejhorší případ použijte hodnoty hlášené statickým analyzátorem časování a
zpětně anotován do seznamu simulačních sítí.Pokud není uvedeno jinak, hodnoty platí pro všechna zařízení Spartan-6.
IOB Pad Vstup/Výstup/3stavové spínací charakteristiky
Tabulka 28 (pro komerční (XC) zařízení Spartan-6) a Tabulka 29 (pro Automotive XA Spartan-6 a zařízení Spartan-6Q obranné třídy) shrnuje hodnoty zpoždění vstupu dat specifických pro standard, výstupní zpoždění končící na podložkách (na základě standardně) a 3-stavové zpoždění.• TIOPI je popsáno jako zpoždění od IOB padu přes vstupní vyrovnávací paměť k I-pinu IOB padu.Zpoždění se liší v závislosti na kapacitě vstupní vyrovnávací paměti SelectIO.• TIOOP je popsáno jako zpoždění mezi O pinem a IOB padem přes výstupní vyrovnávací paměť IOB padu.Zpoždění se liší v závislosti na kapacitě výstupní vyrovnávací paměti SelectIO.• TIOTP je popisováno jako zpoždění mezi T pinem a IOB padem přes výstupní vyrovnávací paměť IOB padu, když je deaktivován 3-stav.Zpoždění se liší v závislosti na schopnosti SelectIO výstupní vyrovnávací paměti.Další informace o zpožděních při použití I/O standardu s NENASTAVENÝM zakončením na vstupech nebo výstupech naleznete ve zprávě TRACE.


  • Předchozí:
  • Další:

  • Zanechte svou zprávu

    Související produkty

    Zanechte svou zprávu